DictionaryForumContacts

   English
Terms for subject Programming containing instruction | all forms | exact matches only
EnglishRussian
addition-with-carry instructionкоманда сложения с переносом (ssn)
address part of an instructionадресная часть команды (группа разрядов в команде, предназначенная для представления адресов (адреса), используемых при выполнении операции вычислительной машины ssn)
addressless instructionбезадресная инструкция (ssn)
assigning a variable to an instructionназначение переменной инструкции (ssn)
at the instruction levelна уровне команд (ssn)
basic instruction setнабор основных команд (ssn)
basic instruction set quick referenceкраткое описание набора основных команд (ssn)
basic instruction typesбазовые типы команд (ssn)
Beginner's All-purpose Symbolic Instruction CodeБейсик
binary-coded decimal instructionкоманда выполнения операции с двоично-десятичными числами (ssn)
bit manipulation instructionкоманда побитовой обработки (ssn)
bit manipulation instructionкоманда манипулирования битами (ssn)
bitmanipulation instructionкоманда манипулирования битами (ssn)
block move instructionкоманда перемещения блока (ssn)
blockmove instructionкоманда перемещения блока (ssn)
branch instructionусловие ветвления (инструкция ветвления Alex_Odeychuk)
branch-free instructionкоманда без ветвления (ssn)
clock oscillator and instruction cycleтактовый генератор и командный цикл (ssn)
combining instruction sequencesсочетание последовательностей команд (ssn)
comparison instructionинструкция сравнения (ssn)
complete instruction setполная система команд (ssn)
complete instruction setполный набор команд (ssn)
complete instruction set computerкомпьютер с полным набором команд (ssn)
complete instruction set computerкомпьютер с полной системой команд (ssn)
complete-instruction-set computerвычислительная машина с полным набором команд (в отличие от RISC -машины ssn)
Complex Instruction Set ComputerCISC-архитектура (ssn)
Complex Instruction Set Computerкомпьютер со сложным набором команд (ssn)
Complex Instruction Set ComputerCISC-процессор (ssn)
Complex Instruction Set Computerкомпьютер с CISC-архитектурой (ssn)
Complex Instruction Set Computerкомпьютер с архитектурой полного набора команд (ssn)
Complex Instruction Set Computerпроцессор со сложным набором команд (сокр. CISC; традиционная архитектура процессоров с широким набором различных машинных команд переменной длины и разным временем их исполнения, многообразием режимов адресации (addressing mode), применением микропрограммирования – в противоположность RISC-процессорам. Процессоры семейств 80х86 и 680х0 относятся к CISC-процессорам, однако часто внутри самих CISC-процессоров (напр., в Pentium) используется RISC-архитектура ssn)
complex instruction set computingCISC-архитектура (ssn)
complex instruction set computingCISC-микропроцессор (ssn)
complex instruction set computingархитектура полного набора команд (ssn)
computer aided instructionавтоматизированное обучение (ssn)
computer-aided instruction learning, trainingобучение с помощью компьютера (ssn)
computer-assisted instructionобучение с помощью компьютера (ssn)
computer-based instructionпрограммированное обучение (ssn)
computer-managed instructionобучение под управлением компьютера (ssn)
concurrency at the instruction levelпараллелизм на уровне команд (ssn)
concurrency at the instruction levelпараллелизм на уровне инструкций (ssn)
conditional branching instructionкоманда условного ветвления (ssn)
conditional branching instructionкоманда условного перехода (ssn)
conditional move instructionкоманда условного перемещения (ssn)
conditional move instructionкоманда условной пересылки (ssn)
constructing a mask with the shift right signed 31 instructionсоздание маски с помощью знакового сдвига вправо на 31 разряд (ssn)
constructing a mask with the shift right signed 31 instruction to mask the unwanted sign propagating termсоздание маски с помощью знакового сдвига вправо на 31 разряд для устранения нежелательного распространения знака в одном из членов (ssn)
context-switching instructionинструкция замены информации о состоянии программы (ssn)
cursor position processing instructionинструкция обработки позиции курсора (ssn)
deployment instructionинструкция по развёртыванию (ssn)
design criteria for instruction formatsкритерии разработки форматов команд (ssn)
difference or zero instructionкоманда "разность или нуль" (ssn)
difference or zero instructionкоманда "разность или 0" (ssn)
directly after execution of the instructionнепосредственно после выполнения инструкции (ssn)
drum instructionкоманда барабанного командоаппарата (ssn)
drum instruction typesтипы команд барабанного командоаппарата (ssn)
effective instructionэффективная инструкция (ssn)
electronic work instructionэлектронная рабочая инструкция (ssn)
executable instructionисполнимая команда (в ассемблерах каждая строка программы может содержать либо исполнимые команды, либо комментарии, либо директивы ассемблера ssn)
executable instruction formatформат исполнимой команды (ssn)
execution of the instructionвыполнение команды (ssn)
execution of the instructionвыполнение инструкции (ssn)
explicitly parallel instruction computingвычисления с заданным параллелизмом команд (ssn)
extended instruction pointerрасширенный указатель команд (ssn)
familiar device of constructing a mask with the shift right signed 31 instruction to mask the unwanted sign propagating termзнакомая конструкция создания маски с помощью знакового сдвига вправо на 31 разряд для устранения нежелательного распространения знака в одном из членов (ssn)
fetch instructionкоманда вызова (ssn)
fetch instructionкоманда выборки (данных ssn)
fetch instructionкоманда опроса (ssn)
fetch instructionоператор вызова (ssn)
hardware installation instructionруководство по инсталляции оборудования (ssn)
hardware installation instructionинструкция по установке оборудования (ssn)
if the conditional move instructions are not available, the operation can be done in ten instructions by using the familiar device of constructing a mask with the shift right signed 31 instruction to mask the unwanted sign propagating termесли команды условной пересылки нет, то понадобится выполнить десять команд с использованием знакомой конструкции создания маски с помощью знакового сдвига вправо на 31 разряд для устранения нежелательного распространения знака в одном из членов (см. Hacker's delight / Henry S. Warren, Jr. – 2nd ed. 2013 ssn)
illegal instructionнедопустимая инструкция (ssn)
immediate addition instructionкоманда сложения с непосредственным операндом (ssn)
immediate move instructionкоманда пересылки с непосредственной адресацией (ssn)
in the signed case, the result of the difference or zero instruction can be negativeв знаковом случае результат команды "разность или 0" может быть отрицательным (см. Hacker's delight / Henry S. Warren, Jr. – 2nd ed. 2013)
installation instructionруководство по инсталляции (ssn)
instruction and branch coverageпокрытие операторов и ветвей (при тестировании программ; корпорации AdaCore Alex_Odeychuk)
instruction and data spacesпространство команд и данных (ssn)
instruction cacheкеш команд (ssn)
instruction cycleцикл исполнения команды (1) последовательность шагов ЦП для исполнения команды. Обычная схема исполнения состоит из пяти шагов: выборка (fetch), декодирование (instruction decoding), выборка операндов (operand fetch), исполнение команды (ALU operation), запись результата (result writeback). Syn: fetch-execute cycle 2) время, затрачиваемое центральным процессором на исполнение одной команды. Зависит от быстродействия ОЗУ, тактовой частоты, разрядности (ширины) шины данных и архитектуры процессора ssn)
instruction cycle durations for various clock frequenciesдлительность командного цикла для разных тактовых частот (микроконтроллеров ssn)
instruction cycle frequencyчастота командного цикла (микроконтроллера ssn)
instruction cycle timeдлительность командного цикла (ssn)
instruction cycle timeвремя цикла исполнения машинной команды (ssn)
instruction cycle timeвремя цикла исполнения команды (ssn)
instruction cycle timeвремя цикла машинной команды (ssn)
instruction cycle timeвремя цикла команды (ssn)
instruction executed by processкоманда, выполняемая процессом (ssn)
instruction executionвыполнение команд (ssn)
instruction execution cycleцикл выполнения команды (ssn)
instruction fieldсодержимое информационного поля команды (ssn)
instruction for computing the absolute valueкоманда вычисления абсолютного значения (ssn)
instruction formatsформаты команд (ssn)
instruction hazardsконфликты по управлению (ssn)
instruction helpсправка по инструкциям (ssn)
instruction lengthдлина машинной команды (в CISC-процессорах набор команд содержит команды разной длины. Для удобства выборки в современных ЦП длины команд обычно кратны длине байта, поэтому обычными размерами команд являются 1, 2, 3, 4, 6 и 8 байтов. В процессорах 80х86 длины команд варьируются от 1 до 15 байтов ssn)
instruction levelуровень инструкций (ssn)
instruction levelуровень команд (ssn)
instruction level parallelismпараллелизм на уровне команд (ssn)
instruction level parallelismпараллелизм на уровне машинных команд (способность процессора исполнять несколько независимых машинных команд одновременно в рамках одного программного потока. Обеспечивается суперскалярной архитектурой и VLIW (Very Long Instruction Word) ssn)
instruction-level parallelismпараллелизм на уровне команд (= instruction parallelism ssn)
instruction-level steppingпошаговое выполнение команд (Alex_Odeychuk)
instruction listперечень инструкций (ssn)
instruction mergingслияние команд (Alex_Odeychuk)
instruction operation codeкод операции команды (the portion of a machine language instruction that specifies the operation to be performed)
instruction outputвывод инструкций (ssn)
instruction pipelineконвейер обработки команд (ssn)
instruction pipelineконвейер команд (ssn)
instruction prefetchупреждающая выборка команд (выборка в специальный буфер процессора нескольких очередных команд во время выполнения текущей команды. Это минимизирует время ожидания процессором поступления следующей команды, кроме того, поскольку все современные процессоры обладают конвейерной архитектурой, то выбранные команды декодируются и исполняются на разных ступенях конвейера. Упреждающая выборка тесно связана с блоком предсказаний ветвлений программы ssn)
instruction registerрегистр декодирования команд (ssn)
instruction schedulingдиспетчеризация команд (ssn)
instruction schedulingпланирование выполнения команд (последний этап процесса компиляции, когда компилятор располагает сгенерированные им команды в таком порядке, чтобы добиться максимального числа одновременно работающих функциональных устройств в конвейерном или суперскалярном процессоре или иных целей повышения эффективности ssn)
instruction sequencesпоследовательности команд (ssn)
instruction setнабор инструкций (ssn)
instruction setнабор команд (совокупность всех машинных команд, которые исполняются данным процессором. Наборы команд разных процессоров отличаются друг от друга. Типичный набор состоит из арифметических и логических команд, команд пересылки данных, команд переходов и ввода-вывода. Набор команд – составная часть архитектуры процессора и может рассматриваться в качестве интерфейса между программным и аппаратным обеспечением. Существуют RISC-, CISC- и VLIW-архитектуры ssn)
instruction set and execution time modelсистема команд и модель оценки времени выполнения команд (ssn)
instruction set architectureАСК (ssn)
instruction set architectureархитектура системы команд (ssn)
instruction set architecture levelуровень АСК (ssn)
instruction set architecture levelуровень архитектуры команд (ssn)
instruction set architecture levelуровень архитектуры системы команд (ssn)
instruction set designконструкция набора команд (ssn)
instruction set designпроектирование набора команд (ssn)
instruction setsсистемы команд (ssn)
instruction sizeдлина команды (ssn)
instruction spaceпространство команды (ssn)
instruction summaryобзор системы команд (ssn)
instruction typesтипы команд (машинные команды можно сгруппировать по типам выполняемых ими операций: арифметические команды, команды сравнения, команды переходов, логические команды и т.д. ssn)
instruction windowокно команд (в ЦП с возможностью изменения последовательности исполнения команд (см. out-of-order execution) – группа команд, которые рассматриваются и переупорядочиваются для исполнения ssn)
integer instructionцелочисленная инструкция (ssn)
integer instructionкоманда целочисленных вычислений (ssn)
interrupt instructionкоманда обслуживания прерывания (ssn)
length field of load string word immediate instructionдлина поля в команде загрузки непосредственно заданной строки слов (ssn)
limit the true execution of instruction to one scanограничивать реальное выполнение инструкции одним сканированием (ssn)
load immediate instructionкоманда загрузки непосредственного значения (ssn)
load string word immediate instructionкоманда загрузки непосредственно заданной строки слов (напр., у PowerPC ssn)
logic instructionлогическая инструкция (ssn)
logical instructionлогическая инструкция (ssn)
long instructionдлинная команда (ssn)
lswi instructionкоманда загрузки непосредственно заданной строки слов (напр., у PowerPC ssn)
machine language instructionкоманда в машинном коде (Alex_Odeychuk)
memory load instructionкоманда загрузки в память (ssn)
motion video instructionанимационная команда (ssn)
MOV instructionкоманда MOV (ssn)
multiple instruction multiple dataнесколько потоков инструкций / несколько потоков данных (ssn)
multiple instruction, multiple dataс несколькими потоками команд и несколькими потоками данных (одна из четырёх возможных архитектур (платформ) параллельного компьютера в классификации М. Флинна (Flynn's taxonomy). В этой архитектуре, к которой относится большинство современных мультипроцессорных систем (multiprocessor system), группа процессоров, связанных сетью межсоединений (interconnection network), независимо выполняет различные наборы команд, обрабатывающих различные наборы данных. Системы в архитектуре MIMD делятся на системы с распределённой памятью (слабо связанные системы), к которым относятся кластеры, и системы с совместно используемой памятью (shared-memory multiprocessors). К последним, в частности, относятся симметричные мультипроцессорные системы ssn)
multiple instruction, multiple data machineMIMD-компьютер (ssn)
multiple instruction, multiple data machineкомпьютер с несколькими потоками команд и несколькими потоками данных (способен выполнять несколько потоков команд при обработке каждого независимого потока данных. В наши дни это – самый часто встречающийся тип параллельного компьютера. Многоядерные платформы (такие, как процессор Intel Core Duo) попадают именно в эту категорию ssn)
multiple instruction, multiple data multiprocessorМIМD-мультипроцессор (ssn)
multiple instruction, multiple data multiprocessorасинхронный мультипроцессор (ssn)
multiple instruction, multiple data multiprocessorмультипроцессор со многими потоками команд и многими потоками данных (аппаратная архитектура со множеством независимых процессоров, каждый из которых занят выполнением своей программы; также называется асинхронным мультипроцессором ssn)
multiple instruction multiple data stream machineвычислительная машина с множеством потоков команд и множеством потоков данных (ssn)
multiple instruction multiple data systemсистема с несколькими потоками инструкций и несколькими потоками данных (большинство современных подходов к параллелизму – включая кластеры компьютеров и мультипроцессорные системы – лежат в категории MIMD ssn)
multiple-instruction, multiple-data architectureMIMD-архитектура (ssn)
multiple-instruction, multiple-data architectureархитектура компьютера с несколькими потоками команд и несколькими потоками данных (ssn)
multiple instruction single dataнесколько потоков инструкций / один поток данных (ssn)
multiple instruction, single dataс несколькими потоками команд и одним потоком данных (одна из четырёх категорий компьютерных платформ в системе классификации известной как таксономия М. Флинна (М. Flynn, 1972). В большинстве случаев нескольким потокам команд нужно несколько потоков данных (чтобы от них была польза), так что этот класс параллельных компьютеров обычно применяется лишь как теоретическая модель, а не как реальный компьютер массового производства ssn)
multiple instruction single data machineкомпьютер с несколькими потоками инструкций и одним потоком данных (ssn)
multiple instruction, single data machineкомпьютер с несколькими потоками команд и одним потоком данных (способен обрабатывать один поток данных, одновременно используя несколько потоков команд. Однако в большинстве случаев нескольким потокам команд нужно несколько потоков данных (чтобы от них была польза), так что этот класс параллельных компьютеров обычно применяется лишь как теоретическая модель, а не как реальный компьютер массового производства ssn)
multiple-instruction, single-dataс несколькими потоками команд и одним потоком данных (одна из четырёх категорий компьютерных платформ в системе классификации известной как таксономия М. Флинна (М. Flynn, 1972). В большинстве случаев нескольким потокам команд нужно несколько потоков данных (чтобы от них была польза), так что этот класс параллельных компьютеров обычно применяется лишь как теоретическая модель, а не как реальный компьютер массового производства ssn)
number of leading zeros instructionкоманда, вычисляющая количество ведущих нулей у операндов (ssn)
operation part of an instructionоперационная часть команды (ssn)
operation result of the last instruction executedрезультат операции последней выполненной инструкции (ssn)
orthogonal instruction setортогональная система команд (в которой любой имеющий смысл режим адресации можно использовать в любой команде ssn)
pass instructionхолостая команда (ssn)
Pentium IV instruction formatsформаты команд процессора Pentium IV (ssn)
privileged instructionпривилегированная операция (ssn)
processing instruction information itemединица информации инструкции по обработке (ssn)
product instruction guideруководство по данному продукту (ssn)
product instruction manualруководство по данному продукту (ssn)
program instructionпрограммная команда (ssn)
program instructionпрограммная инструкция (ssn)
program-control instructionкоманда перехода (ssn)
quantum instruction languageязык квантово-машинных команд (Alex_Odeychuk)
read instructionкоманда чтения (ssn)
readdressing of instructionпереадресация команды (формирование команды путем прибавления к представленным в ней адресам или вычитания из них целых чисел ssn)
reduced instruction setсокращённая система команд (ssn)
reduced instruction set computerкомпьютер с RISC-архитектурой (ssn)
reduced instruction set computerкомпьютер с сокращённой системой команд (ssn)
reduced instruction set computerRISC-компьютер (ssn)
reduced instruction set computerкомпьютер с архитектурой сокращённого набора команд (ssn)
reduced instruction set computersRISC-компьютеры (ssn)
reduced instruction set computersкомпьютеры с сокращённым набором команд (ssn)
reduced instruction set computingRISC-архитектура (ssn)
reduced instruction set computingмикропроцессор с сокращённым набором команд (ssn)
reduced instruction set computingархитектура сокращённой системы команд (ssn)
reduced instruction set computingRISC-микропроцессор (ssn)
reduced instruction set computingархитектура сокращённого набора команд (ssn)
reduced instruction set computingсокращённый набор команд (относится к типу микропроцессора, который быстро и эффективно обрабатывает относительно небольшой набор инструкций, оптимизируя каждую инструкцию для наиболее быстрого выполнения ssn)
Reset initialization places the processor in real mode where, with a single instruction, it can switch to protected modeпри инициализации после сброса процессор переводится в реальный режим, хотя всего одной командой он может быть переведён в защищённый режим
result of the difference or zero instructionрезультат команды "разность или 0" (ssn)
resulting instruction cycle durationsрезультирующие длительности командного цикла (ssn)
return instructionинструкция возврата (ssn)
separate instruction and data spacesразделение пространства команд и данных (ssn)
shift instructionинструкция сдвига (ssn)
shift right signed 31 instructionкоманда знакового сдвига вправо на 31 разряд (ssn)
shift right signed 31 instructionзнаковый сдвиг вправо на 31 разряд (ssn)
shift right signed instructionкоманда знакового сдвига вправо (ssn)
single instruction, multiple dataс одним потоком команд и несколькими потоками данных (сокр. SIMD; название архитектуры (платформы) параллельной компьютерной системы, подразумевающей исполнение одной текущей команды несколькими процессорами (число процессоров и, соответственно, потоков обрабатываемых данных, – это SIMD width ). Текущая команда выбирается из памяти управляющим устройством (УУ, control unit) SIMD-системы и посылается на исполнение всем процессорам одновременно, но обрабатывает она разные потоки (thread) или элементы данных (чаще всего элементы массива). Для этого каждый процессор имеет ассоциированную с ним локальную память для хранения массивов однородных данных. В категорию SIMD попадают, в частности, векторные процессоры. Этот подход уменьшает сложность аппаратного и программного обеспечения, но применим только к специализированным задачам, имеющим высокую степень регулярности, напр., к цифровой обработке сигналов (ЦОС, DSP), обработке изображений (image processing) и численному моделированию (numerical simulation). Одна из четырёх категорий компьютерных платформ в системе классификации известной как таксономия М. Флинна (М. Flynn, 1972) ssn)
single instruction multiple dataодин поток инструкций / несколько потоков данных (ssn)
single instruction, multiple data machineкомпьютер с одним потоком команд и несколькими потоками данных (один поток команд одновременно может обрабатывать несколько потоков данных. Такие компьютеры полезны в приложениях общей обработки цифровых сигналов и изображений, а также в мультимедийных приложениях (таких, как аудио- и видеоприложения). Первоначально суперкомпьютеры (известные как матричные, или векторные, процессоры, напр., Сгау-1) были выполнены по этой архитектуре. Почти все компьютеры сегодня реализуют некую форму набора команд SIMD. Процессоры Intel реализуют наборы команд ММХ, Streaming SIMD Extensions (SSE), Streaming SIMD Extensions 2 (SSE2) и Streaming SIMD Extensions 3 (SSE3), которые могут обрабатывать несколько элементов данных за один такт. Элементы данных хранятся в регистрах с плавающей точкой. В процессорах Power PC для поддержки SIMD реализован набор инструкций AltiVec ssn)
single instruction multiple data machinesкомпьютеры с одним потоком инструкций и несколькими потоками данных (ssn)
single instruction, multiple data multiprocessorSIМD-мультипроцессор (ssn)
single instruction, multiple data multiprocessorсинхронный мультипроцессор (ssn)
single instruction, multiple data multiprocessorмультипроцессор с одним потоком команд и многими потоками данных (аппаратная архитектура, в которой один поток команд выполняется синхронно (in lockstep) каждым процессором, обрабатывающим свои локальные данные; также называется синхронным мультипроцессором ssn)
single-instruction multiple-dataархитектура компьютера с одним потоком команд и несколькими потоками данных (ssn)
single-instruction, multiple-dataс одним потоком команд и несколькими потоками данных (сокр. SIMD; название архитектуры (платформы) параллельной компьютерной системы, подразумевающей исполнение одной текущей команды несколькими процессорами (число процессоров и, соответственно, потоков обрабатываемых данных, – это SIMD width ). Текущая команда выбирается из памяти управляющим устройством (УУ, control unit) SIMD-системы и посылается на исполнение всем процессорам одновременно, но обрабатывает она разные потоки (thread) или элементы данных (чаще всего элементы массива). Для этого каждый процессор имеет ассоциированную с ним локальную память для хранения массивов однородных данных. В категорию SIMD попадают, в частности, векторные процессоры. Этот подход уменьшает сложность аппаратного и программного обеспечения, но применим только к специализированным задачам, имеющим высокую степень регулярности, напр., к цифровой обработке сигналов (ЦОС, DSP), обработке изображений (image processing) и численному моделированию (numerical simulation). Одна из четырёх категорий компьютерных платформ в системе классификации известной как таксономия М. Флинна (М. Flynn, 1972) ssn)
single-instruction multiple-dataSIMD-архитектура (ssn)
single-instruction multiple-dataархитектура с одним потоком команд и несколькими потоками данных (ssn)
single instruction single dataодин поток инструкций / один поток данных (ssn)
single instruction, single dataс одним потоком команд и одним потоком данных (об архитектуре (платформе) компьютера, предусматривающей исполнение одним процессором одного потока команд и обработку данных, хранящихся в одной памяти. Допускается наличие нескольких функциональных устройств (functional unit) и конвейеризация исполнения команд. Соответствует обычному компьютеру. Одна из четырёх категорий компьютерных платформ в системе классификации известной как таксономия М. Флинна (М. Flynn, 1972) ssn)
single instruction, single data machineкомпьютер с одним потоком команд и одним потоком данных (это традиционный последовательный компьютер, который не обеспечивает параллельности в своей аппаратной части. Команды выполняются последовательно. Только один поток данных обрабатывается процессором в такте. Примеры таких платформ – это IBM PC, устаревшие мэйнфреймы и множество домашних 8-разрядных компьютеров, которые были популярны в начале 1980 г. (напр., Commodore 64) ssn)
single-instruction, single-dataс одним потоком команд и одним потоком данных (об архитектуре (платформе) компьютера, предусматривающей исполнение одним процессором одного потока команд и обработку данных, хранящихся в одной памяти. Допускается наличие нескольких функциональных устройств (functional unit) и конвейеризация исполнения команд. Соответствует обычному компьютеру. Одна из четырёх категорий компьютерных платформ в системе классификации известной как таксономия М. Флинна (М. Flynn, 1972) ssn)
SLTU instructionкоманда беззнаковой проверки "меньше, чем" (ssn)
specific instructionконкретная инструкция (ssn)
Specific Instruction Set Computerкомпьютер со специальным набором команд (сокр. SISC; этот термин относится к тем микроконтроллерам и микропроцессорам, наборы команд которых разработаны специально для целей управления ssn)
start instructionинструкция запуска (таймера ssn)
string instructionстроковая инструкция (ssn)
structure of a program instructionструктура программной инструкции (ssn)
structure of a program instructionструктура программной команды (ssn)
subtraction-with-borrow instructionкоманда вычитания с займом (ssn)
subtraction-with-borrow instructionинструкция вычитания с займом (SBB ssn)
subtract-with-borrow instructionкоманда вычитания с займом (ssn)
subtract-with-borrow instructionинструкция вычитания с займом (ssn)
system control instructionсистемная команда управления (ssn)
testset instructionинструкция проверки и установки (ssn)
the accumulator always contains the operation result of the last instruction executedАккумулятор всегда содержит результат операции последней выполненной инструкции
the result of every operation is stored in the bit accumulator directly after execution of the instructionРезультат каждой операции сохраняется в битовом аккумуляторе непосредственно после выполнения инструкции
this instruction can be set up to read or write a block of dataэта инструкция может определять чтение или запись блока данных
type of repeat instructionтип инструкции повторения (ssn)
type of repeat instructionтип команды повторения (ssn)
unconditional branch instructionкоманда безусловного перехода (ssn)
unconditional branching instructionкоманда безусловного ветвления (ssn)
unconditional branching instructionкоманда безусловного перехода (ssn)
variable length instructionкоманда переменной длины (ssn)
variable to an instructionпеременная инструкции (ssn)
very long instruction wordочень длинное слово команды (ssn)
Very Long Instruction Wordархитектура процессора со сверхдлинным командным словом (ssn)
Very Long Instruction Wordархитектура со сверхдлинным командным словом (ssn)
very long instruction wordсверхдлинное командное слово (ssn)
Very Long Instruction Wordархитектура с командными словами очень большой длины (ssn)
Very Long Instruction Wordархитектура процессора с командными словами очень большой длины (в такой команде объединено несколько обычных команд (более короткой длины), которые для повышения быстродействия выполняются одновременно (параллельно) разными функциональными блоками процессора. Рост производительности достигается за счёт того, что процессору не нужно тратить время на организацию параллелизма на уровне команд (см. ILP). Группирование параллельно исполняемых операций выполняется компилятором. Таким образом, характеристики компьютера будут сильно зависеть от качества компилятора, а ручная оптимизация программы очень сложна. VLIW-архитектуру предложил в 1979 г. сотрудник Йельского университета Дж. Фишер ssn)
Very Long Instruction Wordархитектура VLIW (ssn)
Visual Instruction Setнабор команд для работы с графикой (набор из 48 команд, добавленный фирмой SUN Microsystems в процессоры UltraSPARC для поддержки мультимедийных приложений, видеоконференций, сжатия и декомпрессии видео. Первоначально был разработан под издательскую систему Photoshop ssn)
work instructionрабочая инструкция (ssn)